主機
81101A
輸出通道
包括
定時1
頻率范圍
1mHz-50MHz
50Ω源2
50MHz典型值
*大數(shù)頻率
-
定時分辯率
3.5字*好情況為5ps
帶PLL的精度(不帶時)
0.01%(5%)3
帶PLL的抖動RMS(不帶時)
0.001%+15ps (0.01%+15ps)3
寬度范圍
10ns至(周期-10ns)
精度
±5%±500ps
時滯
N/A
延遲(外輸入至輸出)(外輸入至觸發(fā)輸出)
28.5ns固定值12ns固定值
附加變量延遲范圍精度4
0ns至(周期-20ns)±5%±1ns
雙脈沖延遲范圍
(寬度+10ns)至(周期-寬度-10ns)
躍變時間范圍(10/90)在1kΩ源阻抗
5ns至200ms可變6ns典型值
電平/脈沖性能5
幅度50Ω在50Ω上1kΩ在50Ω上
100mVpp-10.0Vpp200m Vpp-20.0Vpp
電平窗1kΩ在50Ω上
-10.0V~+10.0V-20.0V~+20.0V
精度50Ω在50Ω上1K Ω在50Ω上
±(3%+75mV)±(5%+150mV)6
輸出連接器
BNC單端
源阻抗精度
可選50Ω或1kΩ±1%,典型值
*大外電壓
±24V
短路電流
±400mA*大(通道增加時加倍)
動態(tài)串?dāng)_基線噪聲過沖/脈沖/振鈴
<0.1%典型值10mVRMS典型值±5%幅度±20mV
模式/數(shù)據(jù)能力
序列
格式
脈沖列
單或雙脈沖脈沖數(shù)2-65536
觸發(fā)方式
連續(xù)觸發(fā)(外,內(nèi),手動)門控(外,內(nèi),手動)外寬度
輸入
PLL基準(zhǔn)輸入,時鐘輸入,外輸入
負載補償
可送入實際負載值以顯示實際輸出
其它輸出
觸發(fā)輸出選通輸出
極限
可編程的高和低電平,以保護被測設(shè)備
通道增添
1 以連續(xù)工作和50Ω源阻抗在*快躍變的50%幅度處測量2 對81005A和8111A,源阻抗可選為50Ω或1kΩ3 若使用可起振振蕩器(PLL未激活)4 恒定幅度5 電平指標(biāo)在5ns(81112A,81131A)或30ns(81111A,81132A)典型穩(wěn)定時間后有效6 在±19V窗內(nèi)施加脈沖7 僅適用于內(nèi)部通道添加
滬公網(wǎng)安備 31011202007724號